## P型鍺電晶體之特性研究

系所/電子工程學系

指導老師/邱福千

組員/許廷維、張子豪、吳育賢、張暄翎

隨著互補式金屬氧化物半導體 (CMOS)的微縮,具有高電洞遷移率的P 型鍺金屬氧化物半導體場效應電晶體 (Ge pMOSFET),被認為是下一個技 術節點很可能使用的材料。在這裡提出 了 ZrO2/Zr-cap/Al2O3/GeO2 閘極堆疊 (Gate stack)鍺金屬氧化物半導體場效 應電晶體,閘極堆疊降低了鍺元件的等 效氧化層厚度(EOT),但仍有不可忽視 的可靠度問題,我們對鍺元件的時依性 介電層崩潰(Time Dependent Dielectric Breakdown,TDDB)和負偏壓溫度不穩 定性效應(Negative Bias Temperature Instability,NBTI)進行可靠度分析。」



圖 2 及圖 3 為施加-1.1V 和-1.4V

Stress 電壓的兩張 Ids-Vds 圖,在這裡, 我們固定的閘極電壓(Vgs)為-0.5V,並 將 Vds 由 0V 掃到-1V。由圖 2 及圖 3, 可以觀察到 NBTI stress 的電壓愈大或 時間愈長, 波極電流退化愈嚴重。」



公式 ΔJ=ΣN<sub>i</sub>(E<sub>ox</sub>, t)·[1-e<sup>-(t-ti)/ti</sup>]i+α· t<sup>n</sup> 模擬出電流密度變化的曲線如圖 4。 圖中可發現,第一次產生的 N0 值(i=0) 可達到 20 (A/cm2),τ0 值為 1.7 秒,但 i=1 之後(指第一次產生與原先不同類型

## 107 專研專刊

## 半導體光電類

之陷阱),N1 值下降到 10.5 (A/cm2)以 下,少了接近一倍(i=2 以後亦是),時間 常數(t1)也增加為 30 秒以上,顯示漏電 流減小的現象,主要還是最先產生的陷 阱所主導,且應力誘發漏電流(SILC)的 影響可以忽略。



圖 4 電流密度變化(ΔJ)與時間特性曲線 值模擬

圖5為選擇較典型漏電流變化隨電 壓增加之變化的 ΔJ-t 圖,圖中不同顏色 方型符號為實驗數據,穿過中間之黑色 實線為使用電荷捕獲成分模擬曲線,實 驗值結果與模擬值非常的吻合。

